



Suma de números sin signo. Ejemplos 128 64 32 16 8 4 Rango para n bits: desde 0 a 2n-1 9+7= 16 "me llevo" Ejemplo (n=4 bits): 7+3= 10 1 1 1 1 peso  $0\ 1\ 1\ 1$ OJO, en binario: 1 + 1 = 10 ("cero y me llevo una") 1 + 1 + 1 = 11 ("una y me llevo una") DTO

















Overflow ( "no cabe") en Notación Ca2 (iii) Rango para n= 5 bits: (desde -16 hasta +15) 8+9= 17 8+9= 17 01000 001000 01001 001001 <mark>1</mark>0001 010000 +16 ii MAL!! ii correcto!! En Notación Ca2 hay ou DT(G) u 🖺

14



15





17 18



5.3. Sumador paralelo de n bits Realiza la suma de dos números binarios de  ${\it n}$  bits y un carry de entrada (Cin), generando el resultado de la suma (n bits) y un bit de carry de salida (Cout).  $\mathbf{C}_{out} \ \mathbf{c}_{n-1} \ \dots \ \mathbf{c}_2 \ \mathbf{c}_1 \ \mathbf{c}_0 = \mathbf{C}_{in}$  $a_{n-1} \ldots a_2 a_1 a_0$  $b_{n\text{-}1}\,\ldots\,b_2\;b_1\;b_0$  $S_{n\text{--}1}\,\ldots\,S_2\,\,S_1\,\,S_0$ В Ūr DT⊜

20



5.3. Sumador paralelo de n bits (iii) • Es lento debido a la propagación serie del acarreo El tiempo que tarda en realizarse una suma crece linealmente con el número de bits ûr DT⊜ 22



23

OVERFLOW (desbordamiento) en Notaciones Ca1 y Ca2 Se pone de manifiesto porque el resultado no cabe en los n bits (necesito un bit más) y el bit de signo no es correcto - al sumar dos números positivos se obtiene uno negativo - al sumar dos números negativos se obtiene uno positivo • En caso de desbordamiento, el resultado correcto está en el número de n+1 bits  $\mathbf{A} + \mathbf{B} = \mathbf{C}_{out}\mathbf{S}_{n-1} \dots \mathbf{S}_0$  La detección del desbordamiento se lleva a cabo mediante una señal adicional: el bit de overflow (V)  $C_n \ C_{n\text{--}1}$  $C_n \ C_{n\text{-}1}$ 0 a<sub>n-2</sub> ... a<sub>0</sub> 1 a<sub>n-2</sub> ... a<sub>0</sub>  $0 \quad b_{n\text{-}2} \quad \dots \quad b_0$  $1 \quad b_{n-2} \quad \dots \quad b_0$  $1 \quad S_{n\text{--}2} \quad \dots \quad S_0$  $0 \quad S_{n\text{-}2} \quad \dots \quad S_0$  $\mathbb{V} = \, \mathcal{C}_n \oplus \mathcal{C}_{n-1} = \mathcal{C}_{out} \, \oplus \, \mathcal{C}_{n-1}$ ur DT⊜







5.4. Sumador/restador de números con signo de n bits

Una vez diseñado el sumador de n bits, aprovechamos la propiedad de las notaciones Ca1 y Ca2 para convertir restas en sumas: "restar es sumar en complemento"

Notación Ca1: A - B = A + Ca1 (B)

Notación Ca2: A - B = A + Ca2(B) = A + Ca1(B) +1

A, B y el resultado son números con signo

Sumador/restador n bits (ii)

La suma-resta de números en Notación Ca1

• En general: A - B = A + (-B) = A + Ca1(B)

A, B

O(S)

O(S













Índice • Introducción Aritmética binaria Circuitos sumadores básicos Sumador paralelo de n bits Sumador/Restador · Unidad aritmético-lógica (ALU) UN DT@

35 36





















45 46